비전 표준 IP 코어

GigE Vision, USB3 Vision, CoaXPress

At a glance
  • Xilinx 7 시리즈 이상 및 Intel/Altera Cyclone V 장치 이상과 호환 가능
  • 콤팩트, 커스터마이징 가능
  • 작업 레퍼런스 디자인을 함께 제공
 
GigE Vision IP Core

FPGA를 위한 GigE Vision IP 코어

 
USB3 Vision IP Core

FPGA를 위한 USB3 Vision IP 코어

 
CoaXPress IP Core

FPGA를 위한 CoaXPress IP 코어

 
CoaXPress-over-Fiber Bridge IP Core

FPGA를 위한 CoaXPress-over-Fiber Bridge IP Core

Sensor to Image 제품
Sensor to Image 제품


비디오 캡처 모듈

레퍼런스 디자인의 비디오 캡처 모듈은 테스트 패턴 생성기와 함께 카메라를 시뮬레이션합니다. 이 모듈은 VHDL 소스 코드로 제공되는데, 이 소스 코드는 카메라 디자인에서 센서 인터페이스 및 픽셀 처리 로직으로 교체되어야 합니다.


시장 출시 시간 단축

머신 비전 카메라 공급업체는 전송 레이어 IP 코어로 시장 출시 시간을 단축하고 Sensor to Image를 통해 기술 및 표준 발전을 모두 이룹니다.
카메라에서 호스트로 이미지를 스트리밍하기 위해 몇 가지 최신 표준의 비전 전송 레이어가 있습니다. 그러나 가장 강력한 것(GigE Vision, USB3, CoaXPress, ...)은 복잡하고 개선되는 것처럼 보일 수 있습니다. 수개월에 걸친 개발 작업을 압축하는 Sensor to Image의 IP 코어를 사용하면 머신 비전 회사는 이러한 표준을 준수하면서 FPGA 기반 제품을 만들어 개발 시간을 최소화하면서 약간의 설치 공간에서 최고의 성능을 제공할 수 있습니다.


작업 레퍼런스 디자인

S2I의 Vision Standard IP 코어 솔루션이 FPGA IP 코어와 함께 작업 레퍼런스 디자인으로서 제공됩니다. 이 솔루션은 개발 시간을 최소화하고 작은 크기로 최고의 성능을 낼 수 있게 하며, 디자인을 커스터마이징징할 수 있도록 충분한 유연성을 남겨줍니다. Sensor to Image 코어는 콤팩트하며 사용자의 애플리케이션을 위해 FPGA에 충분한 공간을 남겨둡니다.


FPGA 통합 CPU

FPGA 통합 CPU(MicroBlaze, NIOS, ARM)는 비전 표준 IP 코어에서 여러 개의 급하지 않은 컨트롤과 구성 작업을 위해 사용됩니다. 이 소프트웨어는 C로 작성되었으며 고객이 확장할 수 있습니다.


최상위 디자인

The first component of the IP Core is the Top Level Design. It is an interface between external hardware (imager, sensors, GigE Vision, USB3 Vision or CoaXPress PHY) and FPGA internal data processing. We deliver this module as VHDL source code that can be adapted to custom hardware.


MVDK 머신 비전 개발 키트

Sensor to Image MVDK 개발 키트는 머신 비전 애플리케이션을 위한 유연한 평가 플랫폼입니다.

  • CoaXPress 호스트 및 장치 레퍼런스 디자인에 대한 지원
  • GigE Vision 호스트 및 장치 레퍼런스 디자인에 대한 지원
  • USB3 Vision 장치 디자인에 대한 지원
  • Sony IMX 이미저 인터페이스 디자인에 대한 지원
  • Intel 및 Xilinx FPGA를 포함한 다양한 Enclustra FPGA 모듈에 대한 지원


목록에서 선택한 제품 비교
제품 간 차이는 파란색으로 표시되어 있습니다.
 
제품 선택
제품 선택
Ordering Information
Product code - Description